Utilización de FPGAs para el procesamiento digital de video
Author
Martínez Álvarez, José Javier; Garrigós Guerrero, Francisco Javier; Ferrández Vicente, José Manuel; Toledo Moreo, Francisco JavierResearch Group
Grupo de Hardware ReconfigurableKnowledge Area
Arquitectura y Tecnología de ComputadorasSponsors
Estos trabajos se realizan en el marco de los proyectos de investigación TIC 2003-09557-C02-02 y TIC 2003-09400-C04-02 del MCYT.Publication date
2006Publisher
Escuela Técnica Superior de Ingeniería de TelecomunicaciónKeywords
Procesamiento digitalAbstract
Este trabajo muestra alguna de las técnicas de procesamiento digital de video desarrolladas por el grupo de Hardware Reconfigurable del Dpto. de Electrónica, Tecnología de Computadoras y Proyectos de la UPCT. En el se resume la implementación de diversos algoritmos de procesamiento, los cuales plantean diferentes alternativas para la obtención de bordes de imágenes de video en tiempo real. Los algoritmos que se proponen son: extracción de bordes mediante el método del gradiente, algoritmo de CANNY y un método basado en redes neuronales celulares discretas (DT-CNN). Todas las implementaciones realizadas poseen como elemento común la utilización de dispositivos lógicos reconfigurables (FPGAs), cuya aportación principal al desarrollo es conseguir la aceleración hardware necesaria para procesar las imágenes de video a alta velocidad y en el mínimo espacio posible.
Collections
- Telecoforum 2006 [18]
The following license files are associated with this item:
Social media