Discrete-time cellular neural networks in FPGA
Ver/
Identificadores
URI: http://hdl.handle.net/10317/1421ISBN: 978-0-7695-2940-0
DOI: 10.1109/FCCM.2007.25
Compartir
Estadísticas
Ver Estadísticas de usoMetadatos
Mostrar el registro completo del ítemGrupo de investigación
Grupo de Diseño Electrónico y Técnicas de Tratamiento de señalÁrea de conocimiento
Arquitectura y Tecnología de ComputadorasPatrocinadores
This research has been funded by MTyAS of Spain, IMSERSO RETVIS 150/06.Fecha de publicación
2007-04Editorial
IEEE Computer SocietyCita bibliográfica
MARTÍNEZ ÁLVAREZ, José Javier; FERRÁNDEZ VICENTE, José Manuel y TOLEDO MOREO, Francisco Javier. Discrete-time cellular neural networks in FPGA. En: Annual IEEE Symposium on Field-Programmable Custom Computing Machines (15º: 2007: Napa, California) 15th Annual IEEE Symposium on Field-Programmable Custom Computing Machines, FCCM 2007. 23-25 April 2007 Napa, California. Los Alamitos, California: IEEE Computer Society, 2007. Pp. 293-294. ISBN 978-0-7695-2940-0Palabras clave
Arquitectura de hardwareSistemas de tiempo discreto
Campo de las matrices de puerta programable
Perceptrones multicapa
Chip neuronales
Arquitectura de red neuronal
FPGA
Hardware arquitecture
Discrete time system
Field programmable gate array
Multilayer perceptron
Neural chip
Neural net architecture
Resumen
This paper describes a novel architecture for the hardware implementation of non-linear multi-layer cellular neural networks. This makes it feasible to design CNNs with millions of neurons accommodated in low price FPGA devices, being able to process standard video in real time.
Colecciones
El ítem tiene asociados los siguientes ficheros de licencia:
Redes sociales