Diseño e implementación sobre hardware reconfigurable de una arquitectura para la emulación en tiempo real de redes neuronales celulares
Director/a
Ferrández Vicente, José ManuelUniversidad
Universidad Politécnica de CartagenaFecha de lectura
2012-05-18Fecha de publicación
2012Editorial
José Javier Martínez ÁlvarezPalabras clave
Computación digitalRedes neuronales celulares
Microelectrónica
Arquitectura Carthago
Arquitectura Carthagonova
Computador reconfigurable de altas prestaciones (HPRC)
Cellular neural networks
Hardware description languages (HDL)
Resumen
[SPA] En esta Tesis se propone el diseño y la implementación sobre hardware reconfigurable de una arquitectura para la emulación en tiempo real de redes neuronales celulares (CNN). El proceso de diseño de la arquitectura, comienza con el planteamiento de diferentes métodos de discretización del modelo continuo original de la red CNN. A partir de dichos métodos se obtienen distintas aproximaciones que son simuladas y comparadas entre sí con el fin de comprobar su funcionalidad y determinar cuál de ellas proporciona los mejores resultados con el menor coste computacional. La aproximación con mejores prestaciones es elegida para desarrollar el algoritmo de cómputo que describe la arquitectura hardware de la red CNN. La metodología de desarrollo utilizada, explora diferentes alternativas para optimizar la arquitectura CNN desde el punto de vista de su implementación hardware sobre FPGAs. A partir de la paralelización y adaptación del algoritmo de cómputo se desarrollan dos arquitecturas ...
Colecciones
- Tesis [533]
El ítem tiene asociados los siguientes ficheros de licencia:
Redes sociales