TY - JOUR A1 - Quero Llor, Juan T1 - Aceleración por hardware de algoritmos basados en soft-computing mediante dispositivos programables y reconfiguración dinámica Y1 - 2008 UR - http://hdl.handle.net/10317/724 AB - Las FPGAs son dispositivos reprogramables que permiten configurar en su interior el sistema hardware deseado, en función de lo que se haya descargado en su memoria de programación. La Reconfiguración parcial dinámica consiste en cambiar la configuración de una parte de la FPGA sin que deje de funcionar el resto de ella. Además, esta reconfiguración parcial puede realizarse desde un sistema instalado dentro de la FPGA (microprocesador), en lo que se conoce como auto-reconfiguración parcial, de tal manera que la FPGA se reconfigura a si misma. La reconfiguración parcial puede usarse en múltiples aplicaciones: aceleración hardware, auto-reparación, algoritmos adaptativos hardware, encriptación… y proporciona grandes ventajas como son: configuración a distancia, ahorro en costes, espacio y onsumo… En el presente proyecto se presentan los distintos tipos de Reconfiguración parcial y la metodología de trabajo necesaria para obtenerlos, con objeto de servir de manual para futuras aplicaciones con FPGAs. KW - Arquitectura y Tecnología de Computadoras KW - FPGA KW - Reconfiguración parcial KW - Auto-reconfiguración parcial LA - spa PB - Juan Quero Llor ER -