Arquitecturas pipeline para la implementación de algoritmos de visión artificial
Ver/
Identificadores
URI: http://hdl.handle.net/10317/131Compartir
Métricas
Estadísticas
Ver Estadísticas de usoMetadatos
Mostrar el registro completo del ítemAutor
López Tomás, RaúlDirector/a
Navarro Lorente, Pedro JavierEscuela/Centro
Escuela Técnica Superior de Ingeniería IndustrialÁrea de conocimiento
Lenguajes y Sistemas InformáticosFecha de publicación
2008-04-18Palabras clave
Visión artificialRobótica
Resumen
El objetivo global de este proyecto fin de carrera es realizar el diseño de arquitecturas hardware tipo pipeline, para el procesado de imágenes digitales. Se hará una comparativa de los algoritmos hardware implementados en estas arquitecturas frente a otros algoritmos basados en microprocesadores, algoritmos software. Estas arquitecturas hardware permiten realizar varios tipos de procesado en cascada, incrementando la velocidad de cómputo, además de descargar al microprocesador de estas tareas.
El diseño de arquitecturas hardware está basado en dispositivos de lógica reconfigurable como son las FPGAs (Field Programmable Gate Arrays). Estas arquitecturas son presentadas como núcleos hardware que serán cargados sobre una FPGA.
La implementación del diseño se realiza sobre una tarjeta reconfigurable compuesta por una FPGA (XC4036EX) que se comunica con un PC (HOST) a través del bus PCI.
Los algoritmos software han sido implementados utilizando unas librerías específicas, para el procesado ...
Colecciones
El ítem tiene asociados los siguientes ficheros de licencia:
Redes sociales